WK-EDA-IV可編程器件實驗系統(tǒng)一、適用范圍 WK-EDA-Ⅳ型可編程器件實驗系統(tǒng)主要是為可編程邏輯器件CPLD/FPGA和《數(shù)字電路》、《現(xiàn)代電子學》等相關(guān)課程的實驗教學而開發(fā)設(shè)計的。EDA實驗系統(tǒng)不僅適合于高校相關(guān)電子課程的實驗教學、課程設(shè)計、畢業(yè)設(shè)計和大學生電子設(shè)計競賽等,而且是從事教學及科研的廣大教師和電子工程師的理想開發(fā)工具。對于要求較高的用戶,其豐富的功能單元和全開放式設(shè)計,完全可以使他們做出超過大綱要求的具有復雜性和創(chuàng)造性的綜合實驗。二、結(jié)構(gòu)簡介EDA實驗系統(tǒng)采用模塊化結(jié)構(gòu)設(shè)計,主要由以下模塊組成:1、電源模塊:支持1.8V、2.5V、3.3V、 5V、 12V電壓;支持1.8V、2.5V、3.3V、5VCPLD、FPGA核電壓。2、顯示及接口模塊1)VGA接口模塊 2)16*16點陣模塊3)EPP并行接口模塊 4)12位按鍵輸入模塊5)PS/2鍵盤鼠標接口模塊 6)18位撥碼開關(guān)輸入模塊7)RS232串行接口擴展模塊 8)4位米字型數(shù)碼管顯示模塊9)8位7段數(shù)碼管顯示模塊 10)128*32字符圖形液晶顯示模塊11)16位LED顯示模塊3、模擬、數(shù)字器件及接口模塊1)模擬信號源模塊 2)可調(diào)數(shù)字信號源模塊3)并行8通道8位A/D轉(zhuǎn)換模塊(ADC0809)4)串行A/D轉(zhuǎn)換模塊(TLC549)5)并行D/A轉(zhuǎn)換模塊(DAC0832)6)串行D/A轉(zhuǎn)換模塊(LT1446)6)語音輸入、輸出模塊7)蜂鳴器接口模塊 8)模擬可編程器件:ispPAC系列 9)數(shù)字可編程器件接口模塊:A可兼容ltera、Atmel、Lattice、Xilinx、Actel、Atmel等公司多種系列的器件4、存儲器控制器模塊 1)并行E2PROM模塊 2)串行E2PROM模塊3)SRAM模塊5、擴展模塊1)面包板擴展模塊 2)電阻電容擴展模塊6、單片機接口模塊(AT89C51)7、數(shù)字時鐘源模塊: 三、實驗項目數(shù)字實驗部分一)、組合邏輯電路設(shè)計實驗1、半加器 2、全加器 3、加法器 4、全減器 5、向量乘法器 6、數(shù)據(jù)比較器7、多路數(shù)據(jù)選擇器 8、編碼器 9、譯碼器 10、二進制碼轉(zhuǎn)換成BCD碼 11、BCD碼轉(zhuǎn)換實驗二)、時序電路設(shè)計實驗12、計數(shù)器 13、狀態(tài)機 14、寄存器 15、脈沖發(fā)生器 16、存儲器設(shè)計實驗 17、7段數(shù)碼管控制實驗 18、17段米字管控制實驗三)、綜合實驗19、矩陣鍵盤控制接口實驗 20、液晶顯示與應用實驗21、電子色子游戲機設(shè)計實驗 22、數(shù)字時鐘設(shè)計實驗23、秒表設(shè)計實驗 24、PS/2鍵盤接口設(shè)計實驗25、VGA顯示接口設(shè)計實驗-VGA彩條信號發(fā)生器26、16 16點陣漢字顯示與應用設(shè)計實驗27、串行AD數(shù)據(jù)采集與顯示設(shè)計實驗28、并行AD數(shù)據(jù)采集與顯示設(shè)計實驗-數(shù)字電壓表29、并行DA-簡易函數(shù)信號發(fā)生器設(shè)計實驗30、串行DA-函數(shù)發(fā)生與掃頻信號發(fā)生器設(shè)計實驗31、硬件電子琴設(shè)計實驗32、計算機控制的(串行口)電子琴設(shè)計實驗33、樂曲自動演奏與硬件電子琴設(shè)計實驗34、并行口實驗-直接數(shù)字合成DDS設(shè)計實驗35、簡易語音采集與處理-數(shù)字錄音機設(shè)計實驗36、大學生電子設(shè)計競賽試題選登模擬實驗部分(可選)1、ispPAC芯片增益調(diào)整2、ispPAC10增益放大與衰減方法3、ispPAC10在Single-Ended中的應用4、ispPAC10二階濾波器的實現(xiàn)5、ispPAC10高靖度階梯濾波器的設(shè)計6、利用ispPAC10完成電橋測量7、使用ispPAC10實現(xiàn)廉價的溫度測量8、使用ispPAC20完成電壓監(jiān)測9、使用ispPAC20完成溫度監(jiān)測10、使用ispPAC80可編程的低通濾波器 四、系統(tǒng)特點1、該實驗系統(tǒng)采用多模塊化設(shè)計,硬件由CPLD/FPGA/PAC主芯片和各實驗模塊構(gòu)成,CPLD/FPGA主芯片可根據(jù)用戶需要自己選擇,目前該系統(tǒng)支持ALTERA、XILINX、LATTICE、ACTEL、ATMEL等公司多系列、不同門數(shù)規(guī)模的芯片,各實驗模塊既可獨立實驗,也可組合實驗,具有很高的靈活性和可開發(fā)性。2、系統(tǒng)豐富的外圍擴展模塊及靈活的主芯片配置,使它可以完成模擬電路和幾乎所有的數(shù)字電路的實驗及設(shè)計:從簡單的邏輯門到時序電路,狀態(tài)機的設(shè)計,再到存儲器的設(shè)計,各種總線控制器(如UART、I2C、SCI等),存儲器控制器(如SDRAM等)的設(shè)計,以及CPU的設(shè)計。3、采用了混合電路多電壓電源變換技術(shù),支持不同工作電壓的CPLD/FPGA芯片。主芯片I/O口資源全部為用戶開放。4、根據(jù)不同用戶要求可配套不同版本的軟件,隨機配套的軟件功能齊全,支持VHDL硬件描述語言等多種設(shè)計輸入。均支持功能仿真和時序分析,軟件可運行在Windows9X/2000/NT及WindowsXP操作系統(tǒng)下。5、下載編程電纜采用通用并口電纜,系統(tǒng)編程穩(wěn)定可靠,易于維護。6、系統(tǒng)設(shè)計有語音接口、點陣及液晶等實用電路,從而可提高學生的設(shè)計興趣。7、系統(tǒng)時鐘豐富,低頻:1Hz~16.67MHz;高頻:25MHz~100MHz